Системы автоматизированного проектирования СБИС

Мы предлагаем решения в области проектирования интегральных схем, печатных плат компаний Cadence Design Systems.
Cреди инструментов, входящих в состав платформ присутствуют средства для ввода и редактирования схемотехнического и топологического представлений проекта, логического и физического синтеза и многие другие.

Изображение недоступно
Xcelium Parallel
Logic Simulation

Первый параллельный симулятор с многоядерными вычислительными технологиями

Платформа проектирования печатных плат Allegro®

Платформа Allegro предоставляет разработчику полный комплекс средств разработки печатных плат, который включает схемотехнические редакторы, средства моделирования и анализа, проектирования топологии, автоматической трассировки и анализа целостности сигнала.

Платформа Virtuoso

Компания Cadence предлагает платформу Virtuoso, предназначенную для проектирования аналоговых и смешанных схем.

previous arrow
next arrow
Slider

Мы предлагаем комплексные решения по контрактному производству СБИС и СнК на ведущих мировых фабриках, включая подготовку проекта к производству, изготовление фотошаблонов, разработку корпусов и непосредственно производство микросхем, корпусирование и тестирование. Проектирование и производство СБИС и СнК является сложной задачей, требующей целого комплекса материальных средств и специалистов. Мы предоставляем услуги по контрактному производству СБИС и СнК на ведущих производствах Европы и Азии:
  • TSMC
  • SMIC,
  • Fujitsu,
  • Tower Semiconductor
Комплекс услуг по контрактному производству СБИС включает полный цикл от проектирования до выпуска корпусированных СБИС и СнК:
  • Разработка технического задания;
  • Выбор оптимальной технологии производства;
  • Выбор и интеграция IP блоков;
  • Проектирование СБИС в рамках выбранной технологии;
  • Изготовление фотошаблонов;
  • Выпуск прототипов;
  • Серийное производство;
  • Тестирование;
  • Корпусирование.
Мы осуществляем взаимодействие и контроль производства, а также обеспечиваем поддержку Заказчика на всех этапах.